회로설계 3

transmission gate 설계(switch 동작)

0. transmission gate(전달게이트) 설명손실 없는 신호 전달을 위해 PMOS와 NMOS를 병렬로 연결한 스위치와 같습니다.NMOS와 PMOS는 신호 전달 시에 문턱전압으로 인한 손실이 발생합니다.NMOS는 low 값 전달 시에는 손실이 없지만, VDD(high) 값 전달 시 문턱전압만큼 손실이 발생합니다.반대로 PMOS는 high 신호는 잘 통과하지만문턱전압만큼 손실합니다. PMOS와 NMOS를 병렬로 연결한다면 high 신호는 PMOS를 통해 손실 없이 전달되고 low 신호는 NMOS를 통해 손실 없이 전달됩니다. 트랜지스터를 2배로 사용해야 하지만 신호를 잘 전달하는 특성 때문에 쓰입니다.1. Schematic & Layout전달 게이트를 구성하는 2개의 MOSFET으로 이루어집니다.F..

MUX 설계(논리게이트)

0. MUX 설명멀티플렉서 회로는 많은 수의 데이터 입력신호 중 한 개의 신호를 선택하여 출력하는 회로입니다.즉, 여러 입력 데이터 중 선택 신호에 상응하는 하나의 데이터만 출력으로 내보내는 역할을 합니다.1. Schematic앞에서 만든 2NAND와 NOTgate를 불어 들여 회로도를 그립니다.로직게이트 설계한 2X1 MUX입니다.심볼을 만들어주고 정확한 동작을 Transient Analysis를 통해 확인하겠습니다.2. Spectre(simulation)입력값과 Select값을 vpulse 인가했습니다.200ns 동안의 시뮬레이션 값입니다.실행 결과 2x1 MUX가 정확히 작동하는 것을 볼 수 있습니다.3. Layout

2-input NAND 설계

0. NAND설명입력들 중 하나라도 `0`이면, 출력이 `1`이 됩니다. 입력이 모두 `1`인 경우에 만 출력이 `0`이 됩니다. 1. Schematic2-input NAND 게이트는 NMOS pull-down 소자 2개의 직렬연결과 PMOS pull-up 소자 2개의 병렬 연결로 이루어져 있습니다. 소자를 불러들여 회로도를 그렸습니다.PMOS의 WIDTH를 구하기 위해 Lengh 100nm, width를 변수로 지정했습니다. 2. Spectre2NAND 동작과 PMOS width값을 구하기 위한 회로를 구성했습니다.인버터 테스트와 마찬가지로 VINB입력전압을 0V~1V 사이 0.01V stepsize 설정했습니다.0.5V에서 정확한 스위칭이 되지는 않지만 대략 2.93μm로 수정하겠습니다.PMOS wi..